M2 LAPORAN AKHIR PERCOBAAN 2

 [KEMBALI KE MENU SEBELUMNYA]



PERCOBAAN 2

MODUL 2


1. Jurnal [Kembali]






2. Alat dan Bahan [Kembali]


Alat yang digunakan:

  • Software Proteus ver minimal 8.17

Bahan yang digunakan:
  • Power Supply
  • Ground
  • SPDT

  • IC 74LS112

  • Logic Probe


3. Rangkaian Simulasi [Kembali]

Rangkaian Modul


Rangkaian Percobaan


4. Prinsip Kerja Rangkaian [Kembali]

Prinsip Kerja T Flip Flop

T Flip Flop sebenarnya bisa diperoleh dari J-K Flip Flop dengan menghubungkan j dan k akan menjadi satu input yaitu T. Pada rangkaian ini, saklar B1 dihubungkan ke set (S),  T dihubungkan ke Vcc sehingga memberi logika 1 ke input (T=1), B0 dihubungkan ke reset (R), dan B2 diabaikan karena don’t care.

Dengan B0=0, maka input reset dalam keadaan aktif, artinya keluaran Q akan dipaksa menjadi 0 secara asinkron, tanpa menunggu pulsa clock. 

Secara umum:

  • Jika T=0, maka setiap tepi clock flip flop tidak berubah (hold).

  • Jika T=1, maka pada setiap falling edge clock, keluaran Q akan toggle.

  • Tetapi pada kondisi khusus percobaan ini, karena reset aktif (B0=0), maka output Q dipaksa 0 meskipun T=1

5. Video Rangkaian [Kembali]



6. Analisa [Kembali]



7. Link Download [Kembali]

Video Simulasi percobaan [Download]

Rangkaian Percobaan 2 [Download]

Data Sheet IC 74LS112A [Download]

Jurnal dan LA Praktikum [Download]



 

 

Tidak ada komentar:

Posting Komentar

  BAHAN PRESENTASI UNTUK MATA KULIAH  ELEKTRONIKA     Oleh : Farhan Hamid 2310951007     Dosen Pengampu : Darwison, M.T.     Darwison, 2010,...